序號
|
課
程 名
稱 |
培
訓 目
標 |
最近開課時間
|
學
期 |
芯片、集成電路設計系列培訓班
|
C34 |
大型RISC處理器設計培訓班 |
大型RISC處理器設計培訓 |
2025年2月17日 |
5天;
30學時 |
C35 |
ADC/DAC培訓班 |
本課程講授數據轉換器的特性、結構、組成單元、設計要點、校準技術、低功耗設計技術以及設計實例等內容,通過本課程的學習,可以基本掌握數據轉換器的設計原理、設計方法、關鍵電路設計點等,提高數據轉換器設計的一次成功率。 |
2025年2月17日 |
5天;
30學時 |
C36 |
RTL code與SOC關鍵技術培訓班 |
“RTL code與SOC關鍵技術”課程為數字集成電路前端設計的專題進階類課程,內容包含SOC設計、RTL代碼風格、RTL code與VLSI體系架構、專題針對性LAB等內容;并在此基礎上講授提高設計效率、電路調試技巧以及電路優化等高級話題。幫助學員掌握基于SYNOPSY EDA TOOLS構成的完整ASIC設計流程。通過本課程的學習,學員能夠熟悉典型數字SOC設計,RTL代碼風格編寫,并具備中級以上的數字電路設計水平。 |
2025年2月17日 |
5天;
30學時 |
C37 |
數字集成電路前端多時鐘設計專題班 |
本次課程講授PLL原理,結構,應用,各功能模塊以及頂層具體實現方案。通過本課程培訓,學員可以掌握PLL的設計流程,并且能夠按照設計指標要求,實現PLL的設計與仿真,掌握PLL中關鍵模塊的設計方法以及提高性能的具體方案。 |
2025年2月17日 |
5天;
30學時 |
C38 |
PLL設計實戰提高班 |
本次課程講授PLL原理,結構,應用,各功能模塊以及頂層具體實現方案。通過本課程培訓,學員可以掌握PLL的設計流程,并且能夠按照設計指標要求,實現PLL的設計與仿真,掌握PLL中關鍵模塊的設計方法以及提高性能的具體方案。 |
2025年2月17日 |
5天;
30學時 |
C39 |
模擬高級培訓班 |
模擬高級培訓 |
2025年2月17日 |
5天;
30學時 |
|
數字設計初、中級培訓班 |
數字設計初、中級培訓 |
2025年2月17日 |
5天;
30學時 |
C40 |
數字設計高級培訓班 |
本課程將向學生提供集成電路設計的理論與實例相結合的培養訓練,講述包括電路設計與仿真、版圖設計和驗證以及寄生參數提取的完整全定制集成電路設計流程以及CADENCE與IC制造廠商的工藝庫配合等內容。通過系統的理論學習與上機實踐,學生可掌握集成電路設計流程以及各階段所使用的工具,并能進行集成電路的設計工作。 |
2025年2月17日 |
5天;
30學時 |
C41 |
數字IC前端設計高級培訓班 |
本課程講授基于Synopsys EDA tools構成的ASIC/SOC數字電路前端開發流程,授課內容包括電路開發前期的系統定義、功能劃分、RTL代碼編寫技巧、驗證平臺TestBench編寫技巧、電路仿真技巧、ASIC綜合技術、ASIC靜態時序分析技術、DFT設計等。學員通過運用數字邏輯、硬件描述語言完成一個中等規模的專題項目設計,在課程過程中掌握數字集成電路的coding、仿真、綜合、靜態時序分析、可測性設計、一致性驗證等一系列數字電路前端流程中的設計技巧,最終使學員達到能獨立完成中等規模電路模塊的前端設計水平。 |
2025年2月17日 |
5天;
30學時 |
C42 |
Synopsys 軟件培訓班(上) |
本課程可幫助IC工程師進一步全面系統地理解IC設計概念與方法。培訓將采用Synopsys公司相關領域的培訓教材,培訓方式以講課和實驗穿插進行。Synopsys Formality;Synopsys Prime Time 1;Synopsys Prime Time 2;TetraMAX 1;TetraMAX 2: DSMTest ATPG |
2025年2月17日 |
5天;
30學時 |
C43 |
Synopsys 軟件培訓班(下) |
DFT Compiler 1;HSPICE Essentials;HSPICE Advanced Topics;Design Compiler 1;Lynx Design System;Specman Elite Basics for Verification Environment Users |
2025年2月17日 |
5天;
30學時 |
C44 |
集成電路版圖設計師中、高級培訓班 |
集成電路工藝制造;集成電路設計EDA軟件;芯片物理結構分析;版圖編輯;邏輯分析;物理驗證;芯片物理結構分析;版圖編輯 |
2025年2月17日 |
5天;
30學時 |
C45 |
CPU源代碼分析與芯片設計及Linux移植 |
全面系統地講解了CPU的芯片設計技術。書中詳細分析了開放源代碼32位RISC CPU(or1200)的源代碼、編譯器的移植、Linux操作系統的移植,介紹了CPU源代碼在FPGA上的實現方法,說明了CPU芯片的全定制設計方法。 |
2025年2月17日 |
5天;
30學時 |
C46 |
聚焦離子束(FIB)技術在芯片設計及加工過程中的應用 |
聚焦離子束(FIB)技術在芯片設計及加工過程中的應用 |
2025年2月17日 |
5天;
30學時 |
C47 |
SpringSof/tLaker模擬與混合信號版圖設計培訓 |
SpringSof/tLaker模擬與混合信號版圖設計培訓 |
2025年2月17日 |
5天;
30學時 |
C48 |
先進IC設計技術培訓班 |
先進IC設計技術培訓 |
2025年2月17日 |
5天;
30學時 |
C49 |
Cadence納米集成電路設計新技術培訓班 |
Cadence納米集成電路設計新技術培訓班 |
2025年2月17日 |
5天;
30學時 |
C50 |
集成電路設計驗證與失效分析案例 |
集成電路設計驗證與失效分析案例 |
2025年2月17日 |
5天;
30學時 |
C51 |
IC版圖設計中EDA工具定制應用 |
IC版圖設計中EDA工具定制應用 |
2025年2月17日 |
5天;
30學時 |
C52 |
IC 測試培訓班 |
IC 測試培訓 |
2025年2月17日 |
5天;
30學時 |